PCI-SIG संगठनले PCIe 6.0 विशिष्टता मानक v1.0 को आधिकारिक विमोचन घोषणा गरेको छ, पूरा भएको घोषणा गर्दै।
कन्भेन्सन जारी राख्दै, ब्यान्डविथ गति दोब्बर हुन जारी छ, x16 मा 128GB/s (एक दिशाहीन) सम्म, र PCIe टेक्नोलोजीले पूर्ण-डुप्लेक्स द्विदिशात्मक डेटा प्रवाहलाई अनुमति दिन्छ, कुल दुई-तर्फी थ्रुपुट 256GB/s हो।योजना अनुसार, मानकको प्रकाशन पछि 12 देखि 18 महिना पछि व्यावसायिक उदाहरणहरू हुनेछन्, जुन 2023 को बारेमा हो, पहिले सर्भर प्लेटफर्ममा हुनुपर्छ।PCIe 6.0 256GB/s को ब्यान्डविथको साथ वर्षको अन्त्यमा चाँडै आउनेछ।
टेक्नोलोजीमा फर्कनुहोस्, PCIe 6.0 PCIe को लगभग 20-वर्षको इतिहासमा सबैभन्दा ठूलो परिवर्तन मानिन्छ।स्पष्ट रूपमा, PCIe 4.0/5.0 3.0 को सानो परिमार्जन हो, जस्तै 128b/130b एन्कोडिङ NRZ (Non-Return-to-Zero) मा आधारित छ।
PCIe 6.0 PAM4 पल्स AM सिग्नलिङ, 1B-1B कोडिङमा स्विच गरियो, एकल सङ्केत चार इन्कोडिङ (00/01/10/11) राज्यहरू हुन सक्छ, अघिल्लो दोब्बर, 30GHz फ्रिक्वेन्सीसम्म अनुमति दिँदै।यद्यपि, PAM4 सिग्नल NRZ भन्दा बढी कमजोर भएकोले, यो लिङ्कमा सिग्नल त्रुटिहरू सच्याउन र डेटा अखण्डता सुनिश्चित गर्न FEC फर्वार्ड त्रुटि सुधार संयन्त्रसँग सुसज्जित छ।
PAM4 र FEC को अतिरिक्त, PCIe 6.0 मा अन्तिम प्रमुख प्रविधि तार्किक स्तरमा FLIT (फ्लो कन्ट्रोल युनिट) इन्कोडिङको प्रयोग हो।वास्तवमा, PAM4, FLIT कुनै नयाँ प्रविधि होइन, 200G+ मा अल्ट्रा-हाइ-स्पीड इथरनेट लामो समयदेखि लागू गरिएको छ, जुन PAM4 ठूलो मात्रामा प्रवर्द्धन गर्न असफल भएको कारण भौतिक तह लागत धेरै उच्च छ।
थप रूपमा, PCIe 6.0 पछाडि अनुकूल रहन्छ।
PCIe 6.0 ले परम्परा अनुसार I/O ब्यान्डविथलाई 64GT/s मा दोब्बर गर्न जारी राख्छ, जुन 8GB/s को वास्तविक PCIe 6.0X1 युनिडायरेक्शनल ब्यान्डविथ, 128GB/s को PCIe 6.0×16 एकदिशात्मक ब्यान्डविथ, र pciex. 256GB/s को 16 द्विदिशात्मक ब्यान्डविथ।PCIe 4.0 x4 SSDS, जुन आज व्यापक रूपमा प्रयोग गरिन्छ, यसलाई गर्न PCIe 6.0 x1 मात्र चाहिन्छ।
PCIe 6.0 ले PCIe 3.0 को युगमा पेश गरिएको 128b/130b इन्कोडिङ जारी राख्नेछ।मूल CRC को अतिरिक्त, यो नोट गर्न रोचक छ कि नयाँ च्यानल प्रोटोकलले PCIe 5.0 NRZ लाई प्रतिस्थापन गर्दै इथरनेट र GDDR6x मा प्रयोग गरिएको PAM-4 एन्कोडिङलाई पनि समर्थन गर्दछ।एकल च्यानलमा एउटै समयमा थप डाटा प्याक गर्न सकिन्छ, साथै बढ्दो ब्यान्डविथलाई सम्भाव्य र भरपर्दो बनाउन फर्वार्ड एरर करेक्शन (FEC) भनेर चिनिने कम विलम्बता डाटा त्रुटि सुधार संयन्त्र।
धेरै मानिसहरूले प्रश्न गर्न सक्छन्, PCIe 3.0 ब्यान्डविथ प्रायः प्रयोग हुँदैन, PCIe 6.0 के प्रयोग हुन्छ?आर्टिफिसियल इन्टेलिजेन्स सहित डाटा-ह्ग्री एप्समा भएको बृद्धिको कारण, छिटो प्रसारण दर भएका IO च्यानलहरू व्यावसायिक बजारमा ग्राहकहरूको माग बढ्दै गएका छन्, र PCIe 6.0 प्रविधिको उच्च ब्यान्डविथले उच्च IO आवश्यक पर्ने उत्पादनहरूको कार्यसम्पादन पूर्ण रूपमा अनलक गर्न सक्छ। ब्यान्डविथ एक्सेलेटरहरू, मेसिन लर्निङ र HPC अनुप्रयोगहरू सहित।PCI-SIG ले बढ्दो अटोमोटिभ उद्योगबाट लाभ उठाउने आशा पनि गरेको छ, जुन अर्धचालकहरूको लागि तातो ठाउँ हो, र PCI-विशेष रुचि समूहले मोटर वाहनमा PCIe टेक्नोलोजी कसरी अपनाउने कुरामा ध्यान केन्द्रित गर्न नयाँ PCIe टेक्नोलोजी कार्य समूह गठन गरेको छ। उद्योग, ब्यान्डविथको लागि इकोसिस्टमको बढ्दो माग स्पष्ट छ।यद्यपि, माइक्रोप्रोसेसर, GPU, IO उपकरण र डेटा भण्डारण डेटा च्यानलमा जडान गर्न सकिन्छ, PCIe 6.0 इन्टरफेसको समर्थन प्राप्त गर्न पीसी, मदरबोर्ड निर्माताहरूले उच्च-गति संकेतहरू ह्यान्डल गर्न सक्ने केबललाई व्यवस्थित गर्न थप सावधानी अपनाउनु पर्छ, र चिपसेट निर्माताहरूले पनि सान्दर्भिक तयारीहरू गर्न आवश्यक छ।एक इंटेल प्रवक्ताले PCIe 6.0 समर्थन उपकरणहरूमा कहिले थपिनेछ भनेर भन्न अस्वीकार गरे, तर उपभोक्ता एल्डर लेक र सर्भर साइड सफायर र्यापिड्स र पोन्टे भेचियोले PCIe 5.0 लाई समर्थन गर्ने पुष्टि गरे।NVIDIA ले पनि PCIe 6.0 कहिले पेश गरिनेछ भन्न अस्वीकार गर्यो।यद्यपि, डाटा केन्द्रहरूको लागि BlueField-3 Dpus पहिले नै PCIe 5.0 लाई समर्थन गर्दछ;PCIe Spec ले भौतिक तहमा लागू गर्न आवश्यक कार्यहरू, कार्यसम्पादन र प्यारामिटरहरू मात्र निर्दिष्ट गर्दछ, तर तिनीहरूलाई कसरी लागू गर्ने भनेर निर्दिष्ट गर्दैन।अर्को शब्दमा, उत्पादकहरूले कार्यक्षमता सुनिश्चित गर्नको लागि तिनीहरूको आफ्नै आवश्यकता र वास्तविक अवस्थाहरू अनुसार PCIe को भौतिक तह संरचना डिजाइन गर्न सक्छन्!केबल निर्माताहरूले थप ठाउँ खेल्न सक्छन्!
पोस्ट समय: जुलाई-04-2023