PCI-SIG संगठनले PCIe 6.0 स्पेसिफिकेशन मानक v1.0 को आधिकारिक रिलीजको घोषणा गरेको छ, जसमा पूरा भएको घोषणा गरिएको छ।
परम्परालाई निरन्तरता दिँदै, ब्यान्डविथ गति दोब्बर हुँदै जान्छ, x16 मा १२८GB/s (एकदिशात्मक) सम्म, र PCIe प्रविधिले पूर्ण-डुप्लेक्स द्विदिशात्मक डेटा प्रवाहलाई अनुमति दिने भएकोले, कुल दुई-तर्फी थ्रुपुट २५६GB/s छ। योजना अनुसार, मानकको प्रकाशन पछि १२ देखि १८ महिनामा व्यावसायिक उदाहरणहरू हुनेछन्, जुन लगभग २०२३ हो, पहिले सर्भर प्लेटफर्ममा हुनुपर्छ। PCIe ६.० वर्षको अन्त्यसम्ममा २५६GB/s को ब्यान्डविथको साथ आउनेछ।
प्रविधिको कुरा गर्दा, PCIe 6.0 लाई PCIe को लगभग २० वर्षको इतिहासमा सबैभन्दा ठूलो परिवर्तन मानिन्छ। स्पष्ट भन्नुपर्दा, PCIe 4.0/5.0 3.0 को एक सानो परिमार्जन हो, जस्तै NRZ (नन-रिटर्न-टु-जिरो) मा आधारित 128b/130b एन्कोडिङ।
PCIe 6.0 ले PAM4 पल्स AM सिग्नलिङ, 1B-1B कोडिङमा स्विच गर्यो, एउटा सिग्नल चार एन्कोडिङ (00/01/10/11) अवस्थाहरू हुन सक्छ, अघिल्लो भन्दा दोब्बर, 30GHz फ्रिक्वेन्सीको लागि अनुमति दिन्छ। यद्यपि, PAM4 सिग्नल NRZ भन्दा बढी कमजोर भएकोले, यो लिङ्कमा सिग्नल त्रुटिहरू सच्याउन र डेटा अखण्डता सुनिश्चित गर्न FEC फर्वार्ड त्रुटि सुधार संयन्त्रसँग सुसज्जित छ।
PAM4 र FEC को अतिरिक्त, PCIe 6.0 मा अन्तिम प्रमुख प्रविधि भनेको तार्किक स्तरमा FLIT (फ्लो कन्ट्रोल युनिट) एन्कोडिङको प्रयोग हो। वास्तवमा, PAM4, FLIT कुनै नयाँ प्रविधि होइन, २००G+ अल्ट्रा-हाई-स्पीड इथरनेटमा लामो समयदेखि लागू गरिएको छ, जुन PAM4 ले ठूलो मात्रामा प्रचार गर्न असफल भयो किनभने भौतिक तह लागत धेरै उच्च छ।
यसको अतिरिक्त, PCIe 6.0 पछाडि उपयुक्त रहन्छ।
PCIe 6.0 ले परम्परा अनुसार I/O ब्यान्डविथलाई दोब्बर गर्दै 64GT/s मा पुर्याउँछ, जुन वास्तविक PCIe 6.0X1 को 8GB/s को एकदिशात्मक ब्यान्डविथ, PCIe 6.0×16 को 128GB/s को एकदिशात्मक ब्यान्डविथ, र pcie 6.0×16 को 256GB/s को द्विदिशात्मक ब्यान्डविथमा लागू गरिन्छ। आज व्यापक रूपमा प्रयोग हुने PCIe 4.0 x4 SSDS लाई यो गर्न PCIe 6.0 x1 मात्र चाहिन्छ।
PCIe 6.0 ले PCIe 3.0 को युगमा प्रस्तुत गरिएको 128b/130b एन्कोडिङलाई जारी राख्नेछ। मूल CRC को अतिरिक्त, यो कुरा मनन गर्न रोचक छ कि नयाँ च्यानल प्रोटोकलले PCIe 5.0 NRZ लाई प्रतिस्थापन गर्दै इथरनेट र GDDR6x मा प्रयोग हुने PAM-4 एन्कोडिङलाई पनि समर्थन गर्दछ। एउटै समयमा एउटै च्यानलमा धेरै डेटा प्याक गर्न सकिन्छ, साथै बढ्दो ब्यान्डविथलाई सम्भाव्य र भरपर्दो बनाउन फर्वार्ड एरर करेक्शन (FEC) भनेर चिनिने कम-लेटेन्सी डेटा त्रुटि सुधार संयन्त्र पनि समावेश छ।
धेरै मानिसहरूले प्रश्न गर्न सक्छन्, PCIe 3.0 ब्यान्डविथ प्रायः प्रयोग हुँदैन, PCIe 6.0 को के उपयोग हो? कृत्रिम बुद्धिमत्ता सहित डेटा-भोका अनुप्रयोगहरूमा वृद्धिको कारण, छिटो प्रसारण दरहरू भएका IO च्यानलहरू व्यावसायिक बजारमा ग्राहकहरूको माग बढ्दै गइरहेका छन्, र PCIe 6.0 प्रविधिको उच्च ब्यान्डविथले एक्सेलेटरहरू, मेसिन लर्निङ र HPC अनुप्रयोगहरू सहित उच्च IO ब्यान्डविथ आवश्यक पर्ने उत्पादनहरूको प्रदर्शनलाई पूर्ण रूपमा अनलक गर्न सक्छ। PCI-SIG ले बढ्दो अटोमोटिभ उद्योगबाट पनि लाभ उठाउने आशा राखेको छ, जुन अर्धचालकहरूको लागि तातो ठाउँ हो, र PCI-विशेष रुचि समूहले अटोमोटिभ उद्योगमा PCIe प्रविधिको अपनाउने कसरी बढाउने भन्ने कुरामा ध्यान केन्द्रित गर्न नयाँ PCIe प्रविधि कार्य समूह गठन गरेको छ, किनकि इकोसिस्टमको ब्यान्डविथको बढ्दो माग स्पष्ट छ। यद्यपि, माइक्रोप्रोसेसर, GPU, IO उपकरण र डेटा भण्डारण डेटा च्यानलमा जडान गर्न सकिन्छ, PCIe 6.0 इन्टरफेसको समर्थन प्राप्त गर्न PC, मदरबोर्ड निर्माताहरूले उच्च-गति संकेतहरू ह्यान्डल गर्न सक्ने केबल व्यवस्थित गर्न थप सावधान रहनु आवश्यक छ, र चिपसेट निर्माताहरूले पनि सान्दर्भिक तयारीहरू गर्न आवश्यक छ। इन्टेलका प्रवक्ताले उपकरणहरूमा PCIe 6.0 समर्थन कहिले थपिनेछ भनेर भन्न अस्वीकार गरे, तर उपभोक्ता Alder Lake र सर्भर साइड Sapphire Rapids र Ponte Vecchio ले PCIe 5.0 लाई समर्थन गर्ने पुष्टि गरे। NVIDIA ले PCIe 6.0 कहिले प्रस्तुत गरिनेछ भनेर पनि भन्न अस्वीकार गर्यो। यद्यपि, डेटा केन्द्रहरूको लागि BlueField-3 Dpus ले पहिले नै PCIe 5.0 लाई समर्थन गर्दछ; PCIe Spec ले भौतिक तहमा लागू गर्न आवश्यक कार्यहरू, कार्यसम्पादन र प्यारामिटरहरू मात्र निर्दिष्ट गर्दछ, तर तिनीहरूलाई कसरी कार्यान्वयन गर्ने भनेर निर्दिष्ट गर्दैन। अर्को शब्दमा, निर्माताहरूले कार्यक्षमता सुनिश्चित गर्न PCIe को भौतिक तह संरचनालाई आफ्नै आवश्यकताहरू र वास्तविक अवस्थाहरू अनुसार डिजाइन गर्न सक्छन्! केबल निर्माताहरूले थप ठाउँ खेल्न सक्छन्!
पोस्ट समय: जुलाई-०४-२०२३